打开APP
userphoto
未登录

开通VIP,畅享免费电子书等14项超值服

开通VIP
原理图设计简单频率计


顶层原理图fre.bdf
X

tf_ctro.bdf//时序控制

counter8.bdf//测频计数

/////////////////////////////////////////////////////////////////////////////////////////
counter8是测频计数模块,74390是2位10进制计数器,即范围为0~99.输入enb是计数使能信号。输入clk是待测频率信号,在顶层图中接F_IN。输入clr是计数器清零信号。cout是输出进位信号。q[3:0]与q[7:4]是输出信号,即输出计数值经过锁存器到数码管显示。将counter8.bdf转换为.bsf供顶层调用。下同
///////////////////////////////////////////////////////////////////////////////////////////
tf_ctro是时序控制模块。7493为4位2进制计数器,74154为4-16译码器。输入clk是时钟信号(可通过系统时钟分频接入),输出产生3个控制信号,CNT_EN,LOCK,CLR;CNT_EN接counter8的enb,CLR接counter8的clr,LOCK接8位锁存器74374的CLK;
//////////////////////////////////////////////////////////////////////
本站仅提供存储服务,所有内容均由用户发布,如发现有害或侵权内容,请点击举报
打开APP,阅读全文并永久保存 查看更多类似文章
猜你喜欢
类似文章
简单分频原理与实现
利用Quartus设计4位同步二进制加法计数器
verilog实现奇数次分频
FPGA的跨时钟域的信号处理(1)
编写pli应用程序(转)
基础项目(3)三态门程序设计讲解
更多类似文章 >>
生活服务
热点新闻
分享 收藏 导长图 关注 下载文章
绑定账号成功
后续可登录账号畅享VIP特权!
如果VIP功能使用有故障,
可点击这里联系客服!

联系客服