打开APP
userphoto
未登录

开通VIP,畅享免费电子书等14项超值服

开通VIP
第十一讲 同步触发器
4.2.2 同步触发器
二、同步D触发器
1.电路结构
2.逻辑功能
3.特性方程
4.状态转换图
三、同步JK触发器
1.电路结构
2.逻辑功能
3.特性方程
4.状态转换图
四、同步触发器的空翻


4.2.2 同步触发器
二、同步D触发器
1.电路结构
为了避免同步RS触发器出现R=S=1的情况,可在R和S之间接入非门G5 ,如图4.2.6(a)所示。
逻辑符号:图4.2.6(b)所示。


2.逻辑功能
回忆:同步RS触发器的逻辑功能?
表4.2.2 同步RS触发器的特性表


根据特性表可得到在CP=1时的同步D触发器的驱动表。
表4.2.5 同步D触发器的驱动表

三、同步JK触发器

1.电路结构

克服同步RS触发器在R=S=1时出现不定状态的另一种方法:将触发器输出端Q和 状态反馈到输入端,这样,G3和G4的输出不会同时出现0,从而避免了不定状态的出现。
J、K端相当于同步RS触发器的S、R端。
电路如图4.2.9所示。
逻辑符号:图(b)所示。
2.逻辑功能
可将同步JK触发器看成同步RS触发器来分析。有
                     


工作原理。(边分析边列特性表。以下文字不写板书。)
当CP=0时,G3和G4被封锁,保持。
当CP=1时,G3、G4解除封锁,输入J、K端的信号可控制触发器的状态。

表4.2.6 同步JK触发器的特性表(CP=1时)


根据特性表可得到在CP=1时的同步JK触发器的驱动表。
表4.2.7 同步JK触发器的驱动表

四、同步触发器的空翻

触发器的空翻:在CP为高电平1期间,如同步触发器的输入信号发生多次变化时,其输出状态也会相应发生多次变化的现象。
产生空翻的原因:电平触发方式,在CP高电平期间有效触发

同步触发器由于存在空翻,不能保证触发器状态的改变与时钟脉冲同步,它只能用于数据锁存,而不能用于计数器、移位寄存器和存储器等。
后面将介绍几种没有空翻现象的触发器。

本站仅提供存储服务,所有内容均由用户发布,如发现有害或侵权内容,请点击举报
打开APP,阅读全文并永久保存 查看更多类似文章
猜你喜欢
类似文章
【热】打开小程序,算一算2024你的财运
触发器
数字电子技术基础简明教程课件第4章_触发器
数字电子技术第四章 触发器
51. 第3章:数字电子技术第5节:触发器(二)
触发器的作用
凔海笔记之FPGA(七):触发器和锁存器
更多类似文章 >>
生活服务
热点新闻
分享 收藏 导长图 关注 下载文章
绑定账号成功
后续可登录账号畅享VIP特权!
如果VIP功能使用有故障,
可点击这里联系客服!

联系客服