打开APP
userphoto
未登录

开通VIP,畅享免费电子书等14项超值服

开通VIP
IC设计流程

 1.1 从RTL到GDSⅡ的设计流程: 

                   这个可以理解成半定制的设计流程,一般用来设计数字电路。

                   整个流程如下(左侧为流程,右侧为用到的相应EDA工具):

                   一个完整的半定制设计流程应该是:RTL代码输入、功能仿真、逻辑综合、形式验证、时序/功耗/噪声分析,布局布线(物理综合)、版图验证。

                   至于FPGA设计,开发起来更加简单,结合第三方软件(像Modelsim和Synplify Pro),两大FPGA厂商Altera和Xilinx自带的QuartusⅡ和ISE开发平台完全可以应付与之有关的开发。

                   整个完整的流程可以分为前端和后端两部分,前端的流程图如下:

 

                   前端的主要任务是将HDL语言描述的电路进行仿真验证、综合和时序分析,最后转换成基于工艺库的门级网表。

后端的流程图如下,这也就是从netlist到GDSⅡ的设计流程:

 

后端的主要任务是:

(1)将netlist实现成版图(自动布局布线APR)

(2)证明所实现的版图满足时序要求、符合设计规则(DRC)、layout与netlist一致(LVS)。

(3)提取版图的延时信息(RC Extract),供前端做post-layout 仿真。

         1.2从Schematic到GDSⅡ的设计流程:

                   这个可以理解成全定制的设计流程,一般用于设计模拟电路和数模混合电路。

                   整个流程如下(左侧为流程,右侧为用到的相应EDA工具):

 

                   一个完整的全定制设计流程应该是:电路图输入、电路仿真、版图设计、版图验证(DRC和LVS)、寄生参数提取、后仿真、流片。


                   一个完整的半定制设计流程应该是:RTL代码输入、功能仿真、逻辑综合、形式验证、时序/功耗/噪声分析,布局布线(物理综合)、版图验证。

                   至于FPGA设计,开发起来更加简单,结合第三方软件(像Modelsim和Synplify Pro),两大FPGA厂商Altera和Xilinx自带的QuartusⅡ和ISE开发平台完全可以应付与之有关的开发。

             

本站仅提供存储服务,所有内容均由用户发布,如发现有害或侵权内容,请点击举报
打开APP,阅读全文并永久保存 查看更多类似文章
猜你喜欢
类似文章
【热】打开小程序,算一算2024你的财运
【详细】芯片设计全流程(包括每个流程需要用到的工具以及需要参与的工作人员)
芯片制造这么难?为何领先世界的是没有生产线的硅谷——详解芯片设计流程
FPGA&ASIC基本开发流程
一个死磕FPGA 9年的大龄工程师的肺腑之言
FPGA设计者的5项基本功
你见过芯片,但了解设计流程吗?
更多类似文章 >>
生活服务
热点新闻
分享 收藏 导长图 关注 下载文章
绑定账号成功
后续可登录账号畅享VIP特权!
如果VIP功能使用有故障,
可点击这里联系客服!

联系客服